8305AGILFT 클럭 버퍼 1:4 멀티플렉스 디프/L VCMOS에서 LVCMOS/LVTT 통합 회로 IC

8305AGILFT 클럭 패너웃 버퍼 (배포), 멀티플렉서 IC 2:4 350 MHz 16-TSSOP (0.173", 4.40mm 너비)
클럭 버퍼 1:4 멀티플렉스 디프/L VCMOS에서 LVCMOS/LVTT
IDT | |
제품 카테고리 | 클럭 버퍼 |
RoHS: | 세부 사항 |
4 출력 | |
3.7 ns | |
3.135V | |
3.465V | |
8305I | |
- 40C | |
+ 85 C | |
브랜드: | IDT |
장착 방식: | SMD/SMT |
포장: | 릴 |
포장: | 컷 테이프 |
포장: | 마우스 릴 |
제품 종류: | 시계 버퍼 |
2500 | |
하위 분류: | 시계 및 타이머 IC |
부분 # 위명: | ICS8305AGILFT 8305I |
단위 무게: | 00.006102 온스 |
일반 설명
ICS8305I는 낮은 편향, 1에서 4, 차차/LVCMOS-
LVCMOS/LVTTL Fanout 버퍼. ICS8305I는 선택 가능한
디퍼셜 또는 싱글 엔딩을 수용하는 클럭 입력
입력 레벨. 시계 활성화 내부 동기화
비동기 상태에서 출력에서 작은 펄스를 제거
시계의 확인/불확인 핀을 활성화합니다. 출력은
시계가 비활성화되면 강제 LOW
출력이 액티브나 액티브에 있는지 여부와 상관없이 핀 컨트롤을 가능하게 합니다.
높은 임피던스 상태
보장된 출력과 부분-부분 오차 특성은
ICS83051은 잘 정해져 있는 애플리케이션에 이상적입니다
고품질 성능과 반복성
특징
●4 LVCMOS/LVTTL 출력
●선택 가능한 차차 또는 LVCMOS/LVTTL 시계 입력
●CLK,nCLK 쌍은 다음 미분값을 받아들일 수 있습니다.
입력 레벨: LVPECL, LVDS, LVHSTL, HCSL, SSTL
●LVCMOS_ CLK는 흐름 입력 유형을 지원합니다:
LVCMOS, LVTTL
최대 출력 주파수: 350MHz
출력 기울기: 40ps (최대)
●부문과 부문 사이의 기울기: 700ps (최대)
●첨가 단계 Jtter, RMS: 0.04ps (유형적)
●3.3V 코어, 3.3V, 2.5V 또는 1.8V 출력 작동 공급
● -40°C ~ 85°C 주변 작동 온도
● 납 없는 패키지, RoHS에 완전히 적합
일반 설명
ICS8305I는 낮은 편향, 1에서 4, 차차/LVCMOS-
LVCMOS/LVTTL Fanout 버퍼. ICS8305I는 선택 가능한
디퍼셜 또는 싱글 엔딩을 수용하는 클럭 입력
입력 레벨. 시계 활성화 내부 동기화
비동기 상태에서 출력에서 작은 펄스를 제거
시계의 확인/불확인 핀을 활성화합니다. 출력은
시계가 비활성화되면 강제 LOW
출력이 액티브나 액티브에 있는지 여부와 상관없이 핀 컨트롤을 가능하게 합니다.
높은 임피던스 상태
보장된 출력과 부분-부분 오차 특성은
ICS83051은 잘 정해져 있는 애플리케이션에 이상적입니다
고품질 성능과 반복성
특징
●4 LVCMOS/LVTTL 출력
●선택 가능한 차차 또는 LVCMOS/LVTTL 시계 입력
●CLK,nCLK 쌍은 다음 미분값을 받아들일 수 있습니다.
입력 레벨: LVPECL, LVDS, LVHSTL, HCSL, SSTL
●LVCMOS_ CLK는 흐름 입력 유형을 지원합니다:
LVCMOS, LVTTL
최대 출력 주파수: 350MHz
출력 기울기: 40ps (최대)
●부문과 부문 사이의 기울기: 700ps (최대)
●첨가 단계 Jtter, RMS: 0.04ps (유형적)
●3.3V 코어, 3.3V, 2.5V 또는 1.8V 출력 작동 공급
● -40°C ~ 85°C 주변 작동 온도
● 납 없는 패키지, RoHS에 완전히 적합
